## Aufgabe 2.08: Cache

Gegeben sei ein Cache mit 4 Cache-Zeilen und 4 Bytes pro Cache-Zeile. Zum Vergleich ist der Cache als Direct-Mapped, 2-Wege Assoziativ und Voll-Assoziativ vorhanden. Die Speicheradresse beträgt 8-Bits.

a) Wie ist die Aufteilung der Speicheradresse bei den Verschiedenen Cache-Typen. Pro Bit der Speicheradresse ist ein Kästchen vorhanden. Jedes Bit kann entweder für den Tag (t), Index (i) oder Byteoffset (o) verwendet werden:

| Direct-Mapped     | t | t | t | t | i | i | 0 | 0 |
|-------------------|---|---|---|---|---|---|---|---|
| 2-Wege Assoziativ | t | t | t | t | t | i | 0 | 0 |
| Voll-Assoziativ   | t | t | t | t | t | t | 0 | 0 |

b) Es werden jetzt nacheinander 6 Lesezugriffe auf den jeweiligen Cache-Typen ausgeführt. Die Speicheradressen der Lesezugriffe sind in Dualform in der ersten Spalte vorhanden. In der 2. Spalte (Hit?) wird ein Cache-Hit markiert. Die restlichen Spalten sind für den Inhalt der 4 Cache-Zeilen vorgesehen. Als Inhalt genügt es, den Tag der Cache-Zeile einzutragen. Als Verdrängungsstrategie wird LRU (Least Recently Used) verwendet.

| Adresse   | Hit? | Line 0 | Line 1 | Line 2 | Line 3 |
|-----------|------|--------|--------|--------|--------|
| 1000 0011 | -    | 1000   |        |        |        |
| 1000 0100 | -    | 1000   | 1000   |        |        |
| 1000 1001 | -    | 1000   | 1000   | 1000   |        |
| 1000 0010 | X    | 1000   | 1000   | 1000   |        |
| 1001 0010 | -    | 1001   | 1000   | 1000   |        |
| 1000 1000 | X    | 1001   | 1000   | 1000   |        |

Tabelle 2.6: Direct-mapped cache

| Adresse   | Hit? | Line 0 | Line 1 | Line 2 | Line 3 |
|-----------|------|--------|--------|--------|--------|
| 1000 0011 | -    | 10000  |        |        |        |
| 1000 0100 | -    | 10000  |        | 10000  |        |
| 1000 1001 | -    | 10000  | 10001  | 10000  |        |
| 1000 0010 | X    | 10000  | 10001  | 10000  |        |
| 1001 0010 | -    | 10000  | 10010  | 10000  |        |
| 1000 1000 | -    | 10001  | 10010  | 10000  |        |

Tabelle 2.7: 2-Wege assoziativer Cache

| Adresse   | Hit? | Line 0 | Line 1 | Line 2 | Line 3 |
|-----------|------|--------|--------|--------|--------|
| 1000 0011 | -    | 100000 |        |        |        |
| 1000 0100 | -    | 100000 | 100001 |        |        |
| 1000 1001 | -    | 100000 | 100001 | 100010 |        |
| 1000 0010 | X    | 100000 | 100001 | 100010 |        |
| 1001 0010 | -    | 100000 | 100001 | 100010 | 100100 |
| 1000 1000 | X    | 100000 | 100001 | 100010 | 100100 |

Tabelle 2.8: Voll-assoziativer Cache

c) Wieviel Speicherplatz verbraucht ein Cache insgesamt? Geben sie ihre Antwort in Abhängigkeit der ihnen bekannten Cache-Parameter an.

Es wird Speicherplatz für die Adresse und die eigentlichen Daten benötigt, die der Cache zwischenspeichern soll. Beides muss jeweils für alle vorhandenen Cache-Lines vorgehalten werden. Von der Adresse muss man lediglich den Tag speichern, da Index und Offset direkt für die Ansteuerung der Cache-Line bzw. des Datums in der Cache-Line genutzt werden und daher nicht vorgemerkt werden müssen. Der Speicherplatz für die Daten hängt wiederum von der kleinsten adressierbaren Größe (üblicherweise ein Byte) und der Länge der Cache-Line ab. Zusätzlich kann noch in kleinerem Maße weiterer Speicherplatz z.B. für dirty bits (Cache-Kohärenz) benötigt werden.

d) Eine Matrixmultiplikation wird üblicherweise mit Hilfe von zwei verschachtelten Schleifen implementiert, die über alle Elemente der Matrix laufen (x, y). Wieso gibt es auf einem GPP mit Datencache einen großen Laufzeitunterschied, je nachdem über welche Dimension zuerst (d.h. in der äußeren Schleife) iteriert wird?

Eine Matrix wird meist über ein zweidimensionales Array implementiert, welches kontinuierlich im Speicher liegt. Wenn die Matrixmultiplikation in der richtigen Reihenfolge durchgeführt wird, so wird bereits mit der ersten Operation eine Cachezeile geladen, in welcher die Operanden für die nächste Operation mit enthalten sind. Wird sie falsch herum durchgeführt, so tritt bei jeder Operation ein Cache-Miss auf und die Operanden müssen einzeln über den langsamen Hauptspeicher geladen werden.

## Aufgabe 2.09: DSP

Im Folgenden ist eine Implementierung eines FIR-Filters als C-Code gegeben:

```
sum = 0.0;
for (i=0; i<N; i++)
    sum = sum + a[i]*b[i];</pre>
```

Ein solcher Code kann auf einem DSP unter Ausnutzung der für solche Domänen angepassten Spezialhardware sehr effizient ausgeführt werden. Im Folgenden ist der Code zu sehen, nachdem er optimiert in Assembler übersetzt wurde:

```
RPTS N-1 ;Repeat next instruction.

MPYF3 *AR0++%, *AR1++%, R0 ;Multiply...

|| ADDF3 R0,R2,R2 ;... and accumulate.

ADDF R0,R2 ;Last product accumulated.
```

Der Code nutzt für die Ausführung viele Optimierungen eines DSPs: Es werden zerooverhead loops (RPTS), circular addressing (\*AR0++%) und Multiply-Accumulate ( | | ) eingesetzt. Die gesamte MAC Instruktion wird dabei pipelined ausgeführt und kann daher pro Takt eine Iteration berechnen und aufsummieren.

a) Wie viele Takte benötigt der optimierte Assembler Code für N = 10?12 Takte

b) Schreiben sie nun das Programm in reinem Assembler ohne alle Spezialbefehle und DSP-Optimierungen. Nutzen sie nur die im Folgenden angegebenen Instruktionen. Wie viele zusätzliche Takte braucht das Programm hierdurch für N=10?

Für die Aufgabe stehen ihnen die folgenden Assemblerbefehle zur Verfügung. Als Quelle "src" können sowohl Register als auch konstante Werte direkt genutzt werden. Weiterhin können sie davon ausgehen, dass alle Register bereits mit dem Wert 0 initialisiert sind und die Startadressen der beiden Eingabearrays a[] und b[] bereits in den Registern R1 bzw. R2 liegen.

| LDF     | src, dst        | Lädt den Gleitkommawert an der                                      |
|---------|-----------------|---------------------------------------------------------------------|
| VDDE3   | src2, src1, dst | Adresse src in das Register dst Addiert die Gleitkommawerte aus den |
| TIDDI 3 | 51C2, 51C1, d5C | Registern src1 und src2 und                                         |
|         |                 | speichert das Ergebnis in dst                                       |
| ADDI3   | src2, src1, dst | Addiert die Integer Werte aus den                                   |
|         |                 | Registern src1 und src2 und                                         |
|         |                 | speichert das Ergebnis in dst                                       |
| MPYF3   | src2, src1, dst | Multipliziert die Gleitkommawerte                                   |
|         |                 | aus den Registern src1 und src2 und                                 |
|         |                 | speichert das Ergebnis in dst                                       |
| CMPI3   | src2, src1      | Berechnet src1-src2 und setzt das                                   |
|         |                 | Statusbit "Z" auf 1, falls das                                      |
|         |                 | Ergebnis der Subtraktion 0 ist                                      |
| BZ      | src             | Bedingter Sprung zu einem Label                                     |
|         |                 | oder um einen relativen Wert,                                       |
|         |                 | sofern im Statusbit "Z" eine 1                                      |
|         |                 | steht                                                               |
| BR      | src             | Unbedingter Sprung zu einem Label                                   |
|         |                 | oder um einen relativen Wert                                        |

| loop: | CMPI3 | R0,  | 10  |    |
|-------|-------|------|-----|----|
|       | BZ    | 9    |     |    |
|       | LDF   | R1,  | R3  |    |
|       | LDF   | R2,  | R4  |    |
|       | MPYF3 | R3,  | R4, | R5 |
|       | ADDF3 | R5,  | R6, | R6 |
|       | ADDI3 | R0,  | 1,  | R0 |
|       | ADDI3 | R1,  | 4,  | R1 |
|       | ADDI3 | R2,  | 4,  | R2 |
|       | BR    | loop | )   |    |

Ohne Optimierungen: 102 Takte

## Aufgabe 2.10: FPGA

Gegeben ist eine einfache Version eines Xilinx FPGAs bestehend aus CLBs und Switch-Matrix. Ein CLB enthalt eine 8 elementige LUT mit 3 Eingängen.

a) Realisieren Sie einen Volladdierer mittels zwei CLBs.

Ein Volladdierer besitzt drei Eingänge (x, y, cin) und zwei Ausgänge (cout, s). Es werden sämtliche Eingänge addiert und das Ergebnis als 2-Bit Zahl auf die Ausgänge gelegt. So ist s=1 wenn die Summe aller Eingänge ungerade ist und cout=1 wenn die Summe aller Eingänge >= 2 ist.



Figure 2.1: LUT Realisierung für einen Volladdierer